ReadyPlanet.com


Xcelium Parallel Simulator ใช้เทคโนโลยีสมองกลแบบชนิดแบบมัลติศอร์


ไฮไลต์:

  • นำเสนอการจำลองสาวที่สามด้วยการประมวลผลร่างคู่ขนานแบบมัลติคอร์ซึ่งเป็นส่วนหนึ่งของ Cadence Verification Suite ฉลาดของอุตสาหกรรม
  • ให้สมรรถนะการทำงานแบบ single-core ที่ดีขึ้นโดยเฉลี่ย 2 เท่า สกรีนDFT
  • นำเสนอการเพิ่มประสิทธิภาพฉบับร่างมัลติคอร์โดยเฉลี่ย 3X ด้วยการจำลองการออกแบบ RTL, 5X สำหรับการจำลองระดับเกตและ 10X สำหรับการจำลอง DFT ที่ทำการบนเซิร์ฟเวอร์ในยุคปัจจุบัน
  • |

Cadence Design Systems, Inc. (NASDAQ: CDNS) ประกาศแห่งวันนี้ Xcelium ? Parallel Simulator ซึ่งเป็นเครื่องเลียนแบบรุ่นที่สามแห่งหนพร้อมสำหรับการผลิตตัวแรกของอุตสาหกรรมมันขึ้นอยู่กับเทคโนโลยีการประมวลผลแบบชนิดแบบมัลติคอร์ที่เป็นนวัตกรรมนวชาตทำให้ระบบบนบานศาลกล่าวชิป (SoCs) ออกสู่ท้องตลาดได้เร็วขึ้นไปโดยเฉลี่ยแล้วลูกค้าจะได้รับประสิทธิภาพการทำงานแบบ single-core สถานที่ดีขึ้น 2 เท่ากับประสิทธิภาพแบบ multi-core แห่งหนดีขึ้นกว่า 5 เท่ากันเมื่อเทียบกับดักเครื่องจำลอง Cadence สาวก่อนหน้าเครื่องจำลองCadence? Xcelium ได้รับการพิสูจน์จากนั้นโดยได้รับการปรับใช้กับผู้ใช้งานในช่วงแรก ๆ ทั้งในวัสดุเคลื่อนที่กราฟิกเซิร์ฟเวอร์ผู้บริโภคอินเทอร์เน็ตของสรรพสิ่ง (IoT) ด้วยกันโครงการยานยนต์สำหรับข่าวเพิ่มเติมเกี่ยวกับเครื่องเคราจำลอง Xcelium โปรดเจียรที่ www.cadenceมันสมองcom/go/xcelium

"ความสามารถของ ARM และคู่ค้าของเราในการส่งมอบผลิตภัณฑ์ติดตามความคาดหวังของลูกค้านั้นผูกพันกับการตรวจสอบแห่งหนรวดเร็วและเอาจริงเอาจังอย่างยิ่ง"Hobson Bullman ผู้จัดการทั่วไปกลุ่มบริการเทคโนโลยีสิ่งของ ARM กล่าว"Xcelium Parallel Simulator ได้บอกให้เห็นถึงการเร่งความเร็ว 4X เพราะการจำลองระดับเกเรตและ 5X สำหรับการเลียนแบบ RTL บนการดีไซน์ SoC ที่ใช้ARM?จากผลลัพธ์เหล่านี้ดิฉันคาดว่า Xcelium จะสามารถเพิ่มความเก่งกาจของเราในที่การส่งมอบ SoC สถานที่ซับซ้อนที่สุดในที่วิธีที่ว่องและเชื่อถือได้สูง "

"การจำลองที่คล่องแคล่วกับปรับสัดส่วนได้ครอบครองประแจประธานเพราะด้วยฉันที่การตอบสนองรายการการพัฒนาแห่งหนกวดขันของ 28nm FD-SOI SoCs และ ASIC สถานที่ซับซ้อนสรรพสิ่งดีฉันเพราะด้วยการขับขี่อัจฉริยะด้วยกัน IoT ในที่อุตสาหกรรม" Francois Oswald ผู้บัญชาคณะ CPU ของ STMicroelectronics กล่าว"อีฉันวัดสมรรถนะ DFT ณหักโหมดอนุกรมแห่งหนแจ้นขึ้นไป 8 เทียบเท่าอีกด้วย Cadence Xcelium Parallel Simulator เหตุฉะนี้จึงเลือกเฟ้นให้เป็นโซลูชันยาเรือการเลียนแบบกฏเกณฑ์เพราะพวกวิเคราะห์ SoC ร่างดิจิตอลด้วยกันอาณัติสัญญาณแทรกของดิฉัน"

เครื่องเคราลอก Xcelium เล่าประโยชน์ดังนี้มุ่งเป้านิ่งไปแห่งการเร่งการพัฒนาระเบียบ:

  • การจำลองต้นฉบับมัลติพระศอร์ลุ้นปรับปรุงรันไทม์ในเวลาเดียวกันก็ลดตารางสิ่งของแผนการ: สิ่งของจำลอง Xcelium หนุ่มลำดับที่สามสร้างจากเทคโนโลยีที่ครอบครองจาก Rocketickด้วยกันเป็นสิ่งเลียนแบบแบบครบหนทางเช่นเหน้าคนเดียวแห่งหนใช้เทคโนโลยีการเลียนแบบร่างขนานสถานที่มีกรรมสิทธิ์การซักหลังจากนั้นกรณีแจ้นรันไทม์ถัวเฉลี่ย 3 เท่าเทียมเพราะด้วยการจำลองงานดีไซน์ระดับงานหน้าสั้นทะเบียน (RTL), 5X สำหรับการจำลองระดับเกเรตกับ สิบX ด้วยว่าการดีไซน์ขนานด้วยการจำลองการเพิ่มสอบ (DFT) ซึ่งอาจจะสนับสนุนอดออมได้มามากสัปดาห์ดำรงฐานะเดือนตรงเวลางานของแผน
  • การใช้งานที่วงกว้าง: เครื่องเคราลอก Xcelium รองรับรูปแบบการออกแบบสถานที่ไฮเทคกับเกณฑ์ IEEE เป็นเหตุให้วิศวกรสามารถรับรู้ความสามารถแห่งหนเพิ่มขึ้นได้เพราะไม่ต้องทำการเข้ารหัสนวชาต
  • ใช้งานสะดวก: กรรมวิธีการประมวญด้วยกันการสร้างโดยละเอียดสรรพสิ่งเครื่องเคราลอก Xcelium จำกัดรหัสลองเชิงการออกแบบด้วยกันงานพิจารณาแบ่งออกกับเส้นเอ็นจิ้แม่น้ำ่สมควรกับคัดผลรวมคอร์สถานที่เหมาะสมโดยอัตโนมัติเพื่อความไวในที่การประมวลผลที่รวดเร็ว
  • ผสานร่วมเทคโนโลยีที่รอการจดสิทธิบัตรใหม่ ๆ เพื่อเพิ่มประสิทธิภาพกิจธุระ: คุณสมบัติใหม่ที่รีบเวลางานตรวจสอบ SoC โดยทั่วไปรวมถึงการปกคลุมการเพิ่มสอบ SystemVerilog เพื่อการปิดการตรวจสอบแห่งเร็วขึ้นและงานสร้างต้นร่างมัลติคอร์แบบขนานli> |

"งานยืนยันค่อนข้างเป็นต้นราคาซื้อหลักด้วยกันกำหนดการท้าทายที่ข้องเกี่ยวกับการพาผลิตภัณฑ์นวชาต ๆ คุณภาพดำเกิงออกสู่ตลาด" ดร. อนิรุทธ์เดฟแกนรองประธานอาวุโสและผู้จัดการทั่วไปสรรพสิ่ง Digital & Signoff กล่าวGroup กับ System & Verification Group ที่ Cadence"เครื่องจำลอง Xcelium ร่วมกับJasperGold? Apps, Palladium? Z1 Enterprise Emulation Platform และ Protium ? S1 FPGA-Based Prototyping Platform มอบชุดการพิจารณาที่เข้มเเข็งที่สุดในตลาดปันออกกับผู้ซื้อซึ่งช่วยมอบวิศวกรสามารถเร่งความเร็วของนวัตกรรมได้"

เครื่องจำลอง Xcelium นวชาตช่วยคลายนวัตกรรมภายใน Cadence Verification Suite และอนุเคราะห์กลยุทธ์ System Design Enablement (SDE) ของ บริษัท ซึ่งสนับสนุนให้ กงสี ระบบด้วยกันเซมิคอนล่อเตอร์สามารถสร้างผลิตภัณฑ์ขั้นสุดท้ายที่สมบูรณ์ด้วยกันแตกต่างได้อย่างมีประสิทธิภาพมากขึ้นVerification Suite ประกอบด้วยเครื่องมือเสาที่ดีงามที่สุดในที่ระดับเดียวกันเทคโนโลยีวัตถาภรณ์การวิเคราะห์และโซลูชันที่ทวีคูณคุณภาพงานออกแบบด้วยกันปริมาณอาชีพตอบสนองความต้องการการพิจารณาสำหรับแอปพลิเคชันสถานที่หลากหลายด้วยกันกลุ่มแนวดิ่ง

ในข่าวสารที่พัวพันCadence ยังข้อมูลการส่งมอบเครื่องมือ Verification Suite อีกเนื้อตัวในวันนี้โน่นคือเรือแพลตฟอร์ม Prototyping แห่งหนใช้ Protium S1 FPGA ซึ่งลุ้นลดกาลเวลาในการสร้างต้นแบบได้จด 50 เปอร์เซ็นต์ด้วยข้อมูลทำให้รุ่งเรืองขึ้นเกี่ยวกับแพลตฟอร์ม Protium โปรดไปสถานที่ www.cadenceมันสมองcom/go/protium-s1



ผู้ตั้งกระทู้ domineeringale3 :: วันที่ลงประกาศ 2021-02-28 15:56:37


แสดงความคิดเห็น
ความคิดเห็น *
ผู้แสดงความคิดเห็น  *
อีเมล 
ไม่ต้องการให้แสดงอีเมล



Copyright © 2010 All Rights Reserved.